电子行业2024年中期策略研讨会:大算力时代必经之路,先进封装正崛起-240614-国泰君安-29页

电子行业2024年中期策略研讨会:大算力时代必经之路,先进封装正崛起-240614-国泰君安-29页_第1页
电子行业2024年中期策略研讨会:大算力时代必经之路,先进封装正崛起-240614-国泰君安-29页_第2页
电子行业2024年中期策略研讨会:大算力时代必经之路,先进封装正崛起-240614-国泰君安-29页_第3页
大算力时代必经之路,先进封装正崛起请参阅附注免责声明1请参阅附注免责声明2请参阅附注免责声明31.1先进封装助力“超越摩尔”,实现高集成、小面积、低功耗。1965年5月,仙童半导体和英特尔的联合创始人之一戈登·摩尔发表论文预测:芯片上的晶体管数量大约每两年翻一番,性能也将提升一倍,或成本下降一半。如今,集成电路的发展受“存储墙”“面积墙”“功耗墙”和“功能墙”的制约。图:图1:摩尔定律自2005年后逐渐减缓图:台积电12英寸晶圆价格随制程呈指数增长资料来源:公司公告,ASML,国泰君安证券研究请参阅附注免责声明41.1针对“存储墙”,即处理器的峰值算力每两年增长3.1倍,而DRAM的带宽每两年增长1.4倍,使存储器发展速度远落后于处理器。通过TSV、微凸块等先进封装技术制备HBM(高带宽存储器),能够大幅提升内存带宽,并将其与GPU通过interposer相连,可以实现存储器与处理器之间数据的超近距离传输。图:集成电路“存储墙”挑战资料来源:OPCproject请参阅附注免责声明51.1针对“面积墙”,即芯片尺寸受限于光刻机的光罩极限,突破光罩面积将付出极高成本。当前最先进的极紫外光刻机的最大光罩面积为858mm2(26mm×33mm),突破光罩面积将付出极高成本。此外,随着芯片面积增加,良率随着面积增大而下降。如,工艺成熟后,芯片面积从213mm2增加至777mm2,良率从59%下降到26%,使得成本大幅提升。而通过先进封装技术集成多颗芯片如“chiplet”异构集成技术,将大芯片拆分成多颗芯粒,以搭积木的形式将不同功能、不同合适工艺节点制造的芯粒封装在一起,是突破“面积墙”的一种低成本主流方案。图:集成电...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

发表评论取消回复

参与评论可获取积分奖励  
悟空文库+ 关注
实名认证
内容提供者

悟空文库-海量文档资源下载,专业/极致/认真

确认删除?
回到顶部